Aktualności

DAC: Narzędzia do planowania awatara oparte są na zunifikowanej hierarchicznej bazie danych

Avatar at DAC 2018

Narzędzia są zbudowane na technologiach ATopTech, które były przedmiotem pozwu wniesionego przez Synopsys. Następnie narzędzia zostały przebudowane, zmieniono polecenie, które było takie samo jak polecenie Synopsys, wyjaśnia Lily Cheng, kierownik inżynierii aplikacji, Avatar.

autor: Caroline Hayes w DAC

Aprisa ma rozmieszczenie, syntezę drzewa zegarowego, routing, optymalizację i wbudowane silniki analityczne do projektowania układów scalonych. Obsługuje standardowe dane wejściowe i wyjściowe, w tym Verilog, SDc, LEF / DEF, Liberty i GDSII. Opatentowane technologie zostały opracowane specjalnie po to, aby poradzić sobie z wyzwaniami projektowymi mającymi 28 nm i mniej, a narzędzia do ich lokalizacji i tras są certyfikowane przez odlewnie półprzewodnikowe dla projektów w węzłach procesowych 28 nm, 20 nm, 16 nm, 14 nm, 10 nm i 7 nm.

Narzędzie rozmieszczania dynamicznie i automatycznie wybiera dominujące scenariusze optymalizacji w celu efektywnego uwzględnienia wszystkich scenariuszy podpisywania podczas fizycznej implementacji w celu zmniejszenia liczby iteracji projektu.

Obsługuje również wszystkie reguły EM zaawansowanych węzłów procesowych ze zintegrowanym sprawdzaniem i naprawą EM podczas routingu.
Wewnętrzne silniki analityczne są skorelowane z zatwierdzonymi przez odlewnię narzędziami do zatwierdzania projektu, które można przewidzieć, wyjaśnia Cheng.

Kolejną cechą jest analiza czasu oczekiwania na zakończenie. Wbudowany zegar skorelowany jest z narzędziami do rejestracji czasu i obsługuje różne metody wariacyjne, w tym AOCV, SBOCV, SOCV i LVF. Obsługuje również analizę i optymalizację opartą na wykresach i ścieżkach oraz zaawansowaną analizę integralności i hałasu. Wszystkie funkcje pomiaru czasu są włączone podczas optymalizacji, która ma zwiększać szybkość zbieżności.

Color-Aware DPT routing to opatentowana przez firmę technologia routingu, która wykorzystuje metody poprawnej konstrukcji, aby uniknąć łamania technologii podwójnego wzoru podczas sygnalizowania DRC.

Zarówno UPF, jak i CPF są obsługiwane w przypadku optymalizacji opartej na niskim zapotrzebowaniu na moc, z zastosowaniem szczelności i optymalizacji napędzanej energią dynamiczną.

Apogee udostępnia aparat analityczny Aprisa i bazę danych dla korelacji między czasem zegarowym a najwyższym poziomem. Zapewnia płynne, zintegrowane środowisko projektowe dla złożonych projektów układów scalonych o niskim zużyciu energii i rozmiarze matrycy. Wielowątkowy i rozproszony system został zaprojektowany z myślą o wysokiej wydajności obliczeniowej.